您好,欢迎来到 - 67学习网 - http://www.67xuexi.com !

2017年数据采集处理系统的硬件设计

摘要:该系统以TI公司的TMS320C6000系列DSP中的TMS320C6211和10/100M自适应以太网控制芯片MX98728EC为核心,主要包括ADC数据采集、DSP数据处理和以太网接口三个部分。图2为数据采集处理系统框图。2.1TMS320C6000DSPTMS320C6000是美国TI公司于1997年推出的新一代高性能DSP芯片。这种芯片是定点、浮点兼容的DSP。其定点系列是 TMS32C62XX,浮点系列是TMS320C67XX。TMS320C6000片内有8个并行的处理单元,分为相同的两组,芯片的最高时钟频率可以达到300MHz。当芯片仙部8个处理单元同时运行时,其最大处理能力可以达到2400MIPs。本数据采集处理系统采用TMS320C6211,其主要特别如下:·每个周期8条32位指令·8个高度独立的功能单元,包括6个32/40位的运算器和2个16位的乘法器(32bit结果)·32个32位通用寄存器图2 数据采集处理系统框图·灵活自由的数据/程序定位,L1/L2存储器结果:4K字节L1P程序Cac
2017年数据采集处理系统的硬件设计,标签:综合知识,http://www.67xuexi.com

  该系统以TI公司的TMS320C6000系列DSP中的TMS320C6211和10/100M自适应以太网控制芯片MX98728EC为核心,主要包括ADC数据采集、DSP数据处理和以太网接口三个部分。图2为数据采集处理系统框图。

  2.1TMS320C6000DSP

  TMS320C6000是美国TI公司于1997年推出的新一代高性能DSP芯片。这种芯片是定点、浮点兼容的DSP。其定点系列是 TMS32C62XX,浮点系列是TMS320C67XX。TMS320C6000片内有8个并行的处理单元,分为相同的两组,芯片的最高时钟频率可以达到300MHz。当芯片仙部8个处理单元同时运行时,其最大处理能力可以达到2400MIPs。本数据采集处理系统采用TMS320C6211,其主要特别如下:

  ·每个周期8条32位指令

  ·8个高度独立的功能单元,包括6个32/40位的运算器和2个16位的乘法器(32bit结果)

  ·32个32位通用寄存器

  图2 数据采集处理系统框图

  ·灵活自由的数据/程序定位,L1/L2存储器结果:4K字节L1P程序Cache、4K字节的L1D数据Cache、64K字节L2通用RAM/Cache

  ·32位外部存储器接口(EMIF):对异步存储器的无缝接口,如SRAM、EPROM;对同步存储器的无缝接口,如SDRAM、SBSRAM;共512M字节外部存储器可寻址空间

  ·增强的DMA(EDMA控制):16个独立通道

  ·两个32位通用定时器

  ·支持JTAG边界扫描标准,调试时可以方便可靠地控制DSP上面的所有资源

  2.2以太网控制器MX98728EC

  MX98728EC是一个通用的单片10/100M快速以太网控制器,通过它的主机总线接口,可以实现各种各样的应用,而不需要或者只需极少的外部控制逻辑。单片机的解决方案可以减小电路板的尺寸,减少板上芯片的数量,以降低系统的成本。MX98728EC的特点如下:

  ·32位通用异步总线结构,支持频率最高达33MHz

  ·单片解决方案,集成了10/100MTP收发器

  ·可选的外部收发器MII接口

  ·完全兼容IEEE802.3u协议

  ·支持16/8bit打包缓冲数据宽度和32/16bit主机总线数据宽度

  ·分离的TX和RXFIFO,支持全双工模式,独立的TX和RX通道

  ·丰富的片上寄存器,支持各种各样的网络管理功能

  ·支持16/8bit的用于打包缓冲器的SRAM接口、支持片上FIFO的突发DMA模式

  ·自动设置网络速度和协议的NWAY功能

  ·可选的EEPROM设置,支持1kbit和4kbit的EEPROM接口

  ·支持软件EEPROM接口,方便升级EEPROM的内容

  图3 DSP和以太网接口部分硬件设计

  2.3系统结构

  2.3.1ADC数据采集部分

  CPLD1由DSP提供时钟信号,主要作用是提供扫描表SRAM的地址,扫描表SRAM的数据由DSP写入。扫描表输出的数据用来设定A/D转换的通道和仪表放大器的增益。ADC采用14位的LTC1416。32路模拟信号通过多路复用器后,其中一路信号被选中,进入仪表放大器,放大之后进入ADC。 ADC的转换时钟由DSP的定时器提供。

  2.3.2DSP数据处理部分

  ADC转换后的14位数据通过FIFO进入DSP进行处理,FIFO采用4片CY7C425形成乒乓结构,以实现模拟信号的不间断采样。DSP扩展一片 FlashMemory作为DSP的程序存储器,另外还扩展了一片SRAM作为程序缓存。脱机运行时,DSP将Flash中的程序写入SRAM,再写入 DSP内部RAM。CPLD2主要用于控制FIFO的读写,并且提供以太网接口部分的控制信号。DSP系统中的数字信号处理算法主要实现滤波、采样率变换、非线性修正、温漂修正等。

  2.3.3以太网接口部分

  以太网主控芯片MX98728EC通过RJ45接口连接以太网,扩展一片SRAM作为以太网数据收发存储器,另外又扩展一片EEPROM以存储以太网卡的 MAC地址、IO基地址、中断线选择等配置寄存器的初始化数据。CPLD3通过DSP高位地址线的译码控制以太网芯片的片选并提供以太网接口部分的复位信号等。DSP和以太网的接口部分硬件。

  本文由深圳雅曼装修公司小编http://www.67xuexi.com收集与互联网!


Tag:综合综合知识知识常识 - 综合